Hodnotenie:
Kniha získala prevažne pozitívne recenzie, ktoré zdôrazňujú jej zrozumiteľnosť, praktické príklady a vhodnosť pre začiatočníkov aj pre tých, ktorí chcú prehĺbiť svoje znalosti o programovaní VHDL a FPGA. Zatiaľ čo mnohí ju považujú za vynikajúci zdroj informácií na samoštúdium, niektorí recenzenti poznamenali, že pre úplných začiatočníkov by mohla byť ohromujúca a že v nej chýbajú určité aktualizácie a zdroje pre konkrétne nástroje.
Výhody:⬤ Ľahko pochopiteľný
⬤ praktické príklady kódu
⬤ jasné vysvetlenie pojmov
⬤ vhodný na samoštúdium
⬤ dobre štruktúrovaný
⬤ pokrýva širokú škálu tém
⬤ vysoko hodnotený na účely výučby
⬤ komplexný na štúdium VHDL
⬤ rozumná cena.
⬤ Niektoré časti môžu ohromiť začiatočníkov
⬤ chýba aktualizovaný kód pre nástroje Xilinx a Altera
⬤ chýba kompletný súbor zdrojových kódov
⬤ niektoré kapitoly môžu vyžadovať predchádzajúce znalosti
⬤ niektorí čitatelia ich vnímajú ako suché
⬤ nie všetky cvičenia sú dobre zosúladené s poskytovanými funkciami softvéru.
(na základe 44 čitateľských recenzií)
Prezentácia syntézy obvodov a simulácie obvodov pomocou VHDL (vrátane VHDL 2008) s dôrazom na príklady návrhu a laboratórne cvičenia.
Tento text ponúka komplexné spracovanie jazyka VHDL a jeho aplikácií na návrh a simuláciu reálnych priemyselných obvodov. Zameriava sa skôr na použitie jazyka VHDL než výlučne na jazyk, pričom ukazuje, prečo a ako sa z jazykových konštrukcií odvodzujú určité typy obvodov a ako možno realizovať ktorúkoľvek zo štyroch kategórií simulácie. Dôsledne rozlišuje medzi VHDL na syntézu a VHDL na simuláciu. Kódy VHDL vo všetkých príkladoch návrhov sú úplné a k návrhom sú priložené schémy zapojenia, fyzická syntéza v FPGA, výsledky simulácie a vysvetľujúce komentáre. Text obsahuje prehľad základných pojmov z oblasti číslicovej elektroniky a návrhu a obsahuje sériu príloh, ktoré ponúkajú návody na dôležité návrhové nástroje vrátane ISE, Quartus II a ModelSim, ako aj opisy programovateľných logických zariadení, v ktorých sú návrhy realizované, vývojovej dosky DE2, štandardných VHDL balíkov a ďalších funkcií. Zahrnuté sú všetky štyri vydania jazyka VHDL (1987, 1993, 2002 a 2008).
Toto rozšírené druhé vydanie je prvou učebnicou jazyka VHDL, ktorá obsahuje podrobnú analýzu simulácie obvodov pomocou testovacích modelov jazyka VHDL vo všetkých štyroch kategóriách (neautomatizované, plne automatizované, funkčné a časové simulácie) a je doplnená kompletnými príkladmi z praxe. Kapitoly 1 až 9 boli aktualizované, obsahujú nové príklady návrhu a nové podrobnosti o takých témach, ako sú dátové typy a príkazy kódu. Kapitola 10 je úplne nová a zaoberá sa výlučne simuláciou. Kapitoly 11-17 sú tiež úplne nové a predstavujú rozšírené a pokročilé návrhy s teoretickým a praktickým pokrytím sériových dátových komunikačných obvodov, videoobvodov a ďalších tém. Je tu oveľa viac ilustrácií a cvičenia boli aktualizované a ich počet sa viac ako zdvojnásobil.